# 第七章 输入/输出系统

2022年9月21日 星期三 17:09

### /O系统基本概述【2023考纲中删除了这个考点!!!

优点 • 不需要专门的输入/输出指令

• 执行速度较慢

• 可以使CPU访问I/O的操作更灵活、更方便

• 还可以使端口有较大的编址空间

缺点 • 端口占用存储器地址,使内存容量变小

```
• 进行地址译码和设备选择
• 实现主机和外设的通信联络控制
• 实现数据缓
• 信号格式的转换
• 传送控制命令和状态信息
● 端口是指接口电路中可以进行读写的寄存器
                                                   设备侧(接口电缆)
                                   主机侧(系统总线)
• 若干端口加上相应的控制逻辑才可以组成接口
   ○ 对数据缓冲寄存器、状态/控制寄存器的访问操作所通过的相关指令
   ○ 只能在OS内核的底层I/O软件中使用
  ○ 是一种特权指令
                                  图 7.1 I/O 接口的基本结构
               • 并行接口
               • 串行接口
               • ▶接口要完成数据格式的转换
按主机访问I/O设备的控制方式分 • 程序查询接口
               • 中断接口
               • DMA接口
               • 可编程接口
 按功能选择的灵活性分
               • 不可编程接口
  ○ 接口电路中可以被CPU直接访问的寄存器
  ○ 主要有数据端口(CPU执行读写操作)、状态端口(读操作)和控制(写操作)端口
  ○ 若干端口加上相应的控制逻辑电路组成接口
● I/O端口想要能被CPU访问,则必须对各个端口进行编号,每个端口对应一个端口地址
                            独立编址(I/O映射方式)
    统一编制(存储器映射方式)
                             • I/O端口的地址空间与主存地址空间使两个独立的地址空间
定义 • 把I/O加端口当做存储器的单元进行地址分配
                            • 因而无法从地址码的形式上区分
   • 这种方式CPU不需要设置专门的I/O指令
                            • 需要设置专门的I/O指令来访存I/O端口
    • 用统一的访存指令就可以访问I/O端口
```

• 输入/输出指令与存储器指令有明显区别

• 输入/输出指令少,一般只能对端口进行传送操作

• 程序编制清晰,便于理解

'└ ● 增加了控制的复杂性

# • I/O方式:输入/输出系统实现主机与I/O设备之间数据传送的控制方式

程序查询方式

• 信息交换的控制完全由CPU执行程序实现 • 接口中设置一个数据缓冲寄存器(数据端口)和一个设备状态寄存器(状态端口) • 主机进行I/O操作时,先发出询问信号,读取设备状态决定下一步操作到底是进行数据传送还是等待 • CPU一旦启动I/O,就必须停止现行程序的运行,并在现行程序中插入一段程序 • CPU有"踏步"等待现象,CPU与I/O串行工作。 • 端口设计简单,设备量少 • CPU在信息传送过程中要花费很多时间来查询和等待 • 而且在一段时间内只能和一台外设交换信息,效率大大降低。

程序中断方式 • 在计算机执行现行程序的过程中,出现某些急需处理的异常情况或特殊情求 CPU暂停中止现行程序,而转去对这些异常情况或特殊请求进行处理 处理完毕后再返回到现行程序的断点处,继续执行原程序 • 早期的中断技术就是为了处理数据传送 中断技术的主要功能 • 实现CPU和I/O设备的并行工作 • 处理硬件故障和软件错误 • 实现人机交互,用户干预机器需要用到中断系统 • 实现多道程序、分时操作,多道程序的切换需要借助于中断系统 • 实时处理需要借助中断系统来实现快速相应 • 实现应用程序和操作系统(管态程序)的切换,称为"软中断" • 多处理器系统中个处理器之间的信息交流和任务切换 │ • CPU在程序中安排好在某个时机启动某台外设,然后CPU继续执行当前的程 序,不需要像查询方式那样等待外设准备就绪。一旦外设完成数据传送的准备 工作,就主动向CPU发出中断请求,请求CPU为自己服务。在可以响应中断 的条件下,CPU暂时中止正在执行的程序,转去执行中断服务程序为外设服 务,在中断服务程序中完成一次主机与外设之间的数据传送,传送完成后, CPU回到原来的程序 现行程序 启动 响应 响应 图 7.3 程序中断方式示意图 程序中断的基本流程 1. 中断请求 . 中断响应判优 (通过硬件排队器实现) ①不可屏蔽中断>内部异常>可屏蔽中断 ②内部异常中,硬件故障>软件中断 ③DMA中断请求优先于I/O设备传送的中断请求 中断服务程序寻址 ④在I/O传送类中断请求中,高速设备优先于低速设备 输入设备优先于输出设备,实时设备优先于普通设备 保存现场和屏蔽字 . CPU响应中断的条件 ①中断源有中断请求 开中断 ②CPU允许中断与开中断(异常和不可屏蔽中断不受此影响) ③一条指令执行完毕(异常不受此限制),且没有更紧迫的任务 执行中断服务程序 ①关中断 关中断 ③引出中断服务程序 5. 中断向量: 分为向量中断(硬件)和非向量(软件)中断 恢复现场和屏蔽字 <mark>硬件识别方式:</mark> CPU响应中断后,通过识别中断源获得中断类型号然后据此计算出对 开中断 应中断向量的地址;再根据该地址从中断向量表中取出中断服务程序的入口地址,并送 入PC,以转而执行中断服务程序 \_\_\_\_ 中断返回 软件识别:CPU设置一个异常状态寄存器,用于记录异常原因OS用一个统一的异常或 中断查询程序,按优先等级顺序查询异常状态寄存器,以检测异常和中断的类型,先查 图 7.4 可嵌套中断的处理流程 到的先被处理,然后转到内核中相应的处理程序。 中断服 中断服 中断服 • 若CPU在执行中断服务程序的过程中 主程序 务程序1 务程序2 务程序3 • 又出现了新的更高优先级的中断请求 • 而CPU对新的中断请求不予响应 多重中断 (中断嵌套) • 若CPU在执行中断服务程序的过程中 • 又出现了新的更高优先级的中断请求 • CPU暂停现行的中断服务程序 • 转去处理新的中断请求 (b) 多重中断 (a) 单重中断 • 在中断服务程序中提前设置开中断指令 • 优先级别高的中断源有权中断优先级别低的中断指令 图 7.5 单重中断和多重中断示意图 中断处理优先级可通过中断屏蔽技术动态调整 • 每个中断源有一个屏蔽触发器 1表示屏蔽该中断源的请求, 0表示可以正常申请 • 所有屏蔽触发器组合在一起便构成一个屏蔽字寄存器

图 7.2 程序查询方式流程图

一种完全由硬件进行成组信息传送的控制方式

• 屏蔽字寄存器的内容称为屏蔽字

| 在外设与内存之间开 | 的优点,即在数据准备阶段,CPU与外设并行工作<br>F辟一条"直接数据通路",信息传送不再经过CPU(也就不需要保护、恢复CPU现场等操作)<br>数据时的开销,因此也称为直接存储器存取方式                                                                                                                                                                                    |                                            |  |
|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------|--|
| DMA方式的特点  | <ul> <li>使主存与CPU的固定联系脱钩,主存既可以被CPU访问,也可被外设访问</li> <li>在数据块传送时,主存地址的确定、传送数据等都由硬件电路直接实现</li> <li>主存中要开辟专用缓冲区,及时供给和接收外设的数据</li> <li>DMA传送速度快,CPU和外设并行工作,提高了系统效率</li> <li>DMA在传送开始前要通过程序进行预处理,结束后要通过中断方式进行后处理</li> </ul>                                                                 |                                            |  |
| 什么是DMAC   | • DMAC又叫DMA控制器,是对数据传送过程进行控制的硬件<br>• 在DMA过程中,DMAC将接管CPU的地址总线、数据总线和控制总线,CPU的主存控制信号被禁用                                                                                                                                                                                                 |                                            |  |
| DMAC的功能   | 1. 接收外设发出的DMA请求,并向CPU发出总线请求<br>2. CPU响应此总线请求,发出总线响应信号,接管总线控制权,进入DMA操作周期<br>3. 确定传送数据的主存单元地址及长度,并自动修改主存地址计数和传送长度计数<br>4. 规定数据在主存和外设间的传送方向,发出读写等控制信号,执行数据传送操作<br>5. 向CPU报告DMA操作结束                                                                                                     |                                            |  |
| DMAC的组成   | 主存地址计数器 存放要交换数据的主存地址<br>传送长度计数器 记录传送数据的长度,技术溢出时,数据传输即完毕,自动发送中断请求信号<br>数据缓冲寄存器 暂存每次传送的数据<br>DMA请求触发器 每当I/O设备准备好数据后,给出一个控制信号,使DMA请求触发器置位<br>"控制/状态"逻辑 由控制和时序电路及状态标志组成,用于指定传送方向,修改传送参数,并对<br>DMA请求信号、CPU响应信号进行协调和同步。<br>中断机构 当一个数据块传送完毕后触发中断机构,向CPU提出中断请求                              | 系统总线  控制线 中断请求 数据线 地址线 中断机构 溢出信号 上存地址计数器 上 |  |
| DMA的传送方式  | 当I/O设备和CPU同时访问主存时,可能发生冲突,为了有效使用主存,DMAC控制器和CPU通常采用3种方式使用主存<br>停止CPU访问                                                                                                                                                                                                                |                                            |  |
|           | 周期挪用:I/O访存优先级高于CPU访存,因为I/O不立即访存就可能会丢失数据,此时由I/O设备挪用几个存取周期<br>DMA与CPU交替访问:适用于CPU工作周期比主存存取周期长的情况。                                                                                                                                                                                      |                                            |  |
| DMA的传送过程  | <ul> <li>一 由CPU完成一些必要的准备工作</li> <li>数据传送</li> <li>● 可以以单字节(或字)为基本单位</li> <li>● 也可以以数据块为基本单位(此时通过循环实现)</li> <li>一 DMAC向CPU发出中断请求</li> <li>● CPU执行中断服务程序做DMA结束处理</li> <li>● 后处理包括</li> <li>○ 校验送入主存的数据是否正确</li> <li>○ 测试传送过程中是否出错(错误则转诊断程序)</li> <li>○ 决定是否继续使用DMA传送其他数据等。</li> </ul> | 数据传送阶段的细化 DMA 请求  1.                       |  |

图 7.9 DMA 的传送流程

## DMA方式和中断方式的区别

| DMA                                                                                            | 中断方式                                 |
|------------------------------------------------------------------------------------------------|--------------------------------------|
| • DMA方式除了预处理和后处理,其他时候不占用CPU资源                                                                  | • 中断方式是程序的切换,需要保护和恢复现场               |
| <ul><li>对DMA请求的响应可以发生在每个机器周期结束时</li><li>在取指周期、间址周期、执行周期后都可以</li><li>只要CPU不占用总线就可以被响应</li></ul> | • 对中断请求的响应只能发生在每条指令执行完毕时 • 即指令的执行周期后 |
| <ul><li>DMA传送过程不需要CPU的干预</li><li>○ 因此数据传输率非常高</li><li>○ 适合于高速外设的成组数据传送</li></ul>               | • 中断传送过程需要CPU的干预                     |
| • DMA请求优先级高于中断请求                                                                               | • 中断方式具有对异常事件的处理能力                   |
| ● DMA方式仅局限于传送数据块的I/O操作                                                                         | • 中断方式靠程序传送                          |
| • DMA方式靠硬件传送                                                                                   |                                      |